国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA驗(yàn)證簡(jiǎn)介之FPGA開(kāi)發(fā)分析一個(gè)testbench

電子工程師 ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:aaaaatiger ? 2021-04-11 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

很多FPGA/IC開(kāi)發(fā)工具都提供設(shè)計(jì)例子,方便使用者學(xué)習(xí)和練習(xí),例如,Xilinx ISE提供了很多設(shè)計(jì)實(shí)例,放在ISE5.X的安裝目錄下的ISEexamples目錄下,例如CDMA匹配濾波器、Johnson計(jì)數(shù)器、PN碼發(fā)生器、頻率計(jì)等,這些例子是經(jīng)驗(yàn)豐富的工程師寫(xiě)的,我們可以學(xué)到編程思想、代碼風(fēng)格等方面的知識(shí)和經(jīng)驗(yàn),這些東西可能從學(xué)校老師或一般書(shū)籍都學(xué)習(xí)不到。

如果你用的不是Xilinx的FPGA,也就是說(shuō)不使用ISE,那也沒(méi)關(guān)系,HDL代碼和testbench的設(shè)計(jì)思想和方法是一樣的,你照樣可以從中學(xué)到很多東西。下面以其中一個(gè)例子――同步FIFO為例,分析一下我們的第一個(gè)testbench,設(shè)計(jì)的源代碼可以在ISEexamples目錄下找到,Xilinx還提供了Application Note詳細(xì)介紹了該FIFO的細(xì)節(jié),

1.511x8同步FIFO功能簡(jiǎn)介

為了對(duì)這個(gè)511x8同步FIFO進(jìn)行功能驗(yàn)證,首先要清楚它的功能,只有這樣才能知道需要驗(yàn)證什么功能,以及如何進(jìn)行驗(yàn)證,圖1為該同步FIFO的原理框圖。

與異步FIFO相比,同步FIFO的讀、寫(xiě)時(shí)鐘是同一個(gè)時(shí)鐘,簡(jiǎn)化了FIFO的設(shè)計(jì),Empty和Full標(biāo)志的產(chǎn)生也比較容易,同步FIFO內(nèi)部使用二進(jìn)制計(jì)數(shù)器記錄讀地址和寫(xiě)地址。在異步FIFO中,由于讀寫(xiě)使用不同的時(shí)鐘,也就是說(shuō)設(shè)計(jì)存在兩個(gè)時(shí)鐘域,為了減少出現(xiàn)亞穩(wěn)態(tài)時(shí)產(chǎn)生的錯(cuò)誤,記錄讀寫(xiě)地址的計(jì)數(shù)器要使用格雷碼,Empty和Full標(biāo)志的產(chǎn)生也比較復(fù)雜。511x8同步FIFO(以下簡(jiǎn)稱FIFO)的工作時(shí)序如圖2所示。

o4YBAGByZPuATShbAAFdQ1wC_ZQ738.png

讀FIFO數(shù)據(jù)時(shí),首先read_allow信號(hào)置高,時(shí)鐘上升沿到來(lái)時(shí)read_addr地址處的數(shù)據(jù)將出現(xiàn)在read_data處,同時(shí)read_addr加1。讓read_allow信號(hào)持續(xù)為高可以完成burst read操作。如果讀出的數(shù)據(jù)是FIFO的最后一個(gè)數(shù)據(jù),那么讀操作完成后Empty信號(hào)變高。Empty信號(hào)為高時(shí)讀出來(lái)的數(shù)據(jù)是無(wú)效的。

寫(xiě)FIFO數(shù)據(jù)時(shí),首先write_allow信號(hào)置高,同時(shí)準(zhǔn)備好輸入數(shù)據(jù)write_data,時(shí)鐘上升沿到來(lái)時(shí),數(shù)據(jù)將寫(xiě)入write_addr所指向的地址中,同時(shí)write_addr加1。讓write_allow信號(hào)持續(xù)為高可以完成burst write操作。如果某一個(gè)時(shí)鐘上升沿時(shí)寫(xiě)入第511個(gè)數(shù),那么下一個(gè)時(shí)鐘沿到來(lái)的時(shí)候Full信號(hào)變高,表示FIFO已經(jīng)寫(xiě)滿。

我們?cè)僭敿?xì)分析FIFO的工作時(shí)序圖。在圖2中,開(kāi)始時(shí)FIFO的讀寫(xiě)指針均為0,Empty為高表示FIFO處于空的狀態(tài),然后write_allow置高,時(shí)鐘上升沿到來(lái)時(shí)寫(xiě)入第一個(gè)數(shù)據(jù),Empty變低;一個(gè)CLK之后,read_allow置高,時(shí)鐘上升沿到來(lái)時(shí),讀出數(shù)據(jù),由于是最后一個(gè)數(shù)據(jù),所以Empty信號(hào)又變?yōu)橛行Вǜ唠娖剑?。在時(shí)序圖的右半部分,寫(xiě)入509個(gè)數(shù)據(jù)之后,再寫(xiě)入兩個(gè)數(shù)據(jù),F(xiàn)ull信號(hào)變?yōu)橛行?,表示FIFO為滿。

這個(gè)FIFO還有一個(gè)名為fifo_count_out的輸出,從4’b0000~4’b1111,分別表示FIFO滿的程度從不足1/16到15/16,為某些應(yīng)用提供方便。

2.驗(yàn)證

清楚FIFO的功能之后,我們就可以開(kāi)始驗(yàn)證工作了。驗(yàn)證工作的第一步是整理出FIFO需要驗(yàn)證的功能點(diǎn),這些功能點(diǎn)一般直接來(lái)源于FIFO應(yīng)該具有的功能,或者來(lái)源于它的使用方法。FIFO需要驗(yàn)證的功能點(diǎn)包括:

1)FIFO復(fù)位后,read_addr和write_addr為0,F(xiàn)ull為0,Empty為1。

2)讀FIFO數(shù)據(jù)時(shí),read_allow信號(hào)必須置高,時(shí)鐘上升沿到來(lái)時(shí)read_addr地址處的數(shù)據(jù)將出現(xiàn)在read_data處,同時(shí)read_addr加1。

3)讀出FIFO的最后一個(gè)數(shù)據(jù)后,Empty信號(hào)變高。

4)寫(xiě)FIFO數(shù)據(jù)時(shí),write_allow信號(hào)必須置高,時(shí)鐘上升沿到來(lái)時(shí),輸入數(shù)據(jù)write_data將寫(xiě)入write_addr所指向的地址中,同時(shí)write_addr加1。

5)如果某一個(gè)時(shí)鐘上升沿時(shí)寫(xiě)入第511個(gè)數(shù),那么下一個(gè)時(shí)鐘沿到來(lái)的時(shí)候Full信號(hào)變高,表示FIFO已經(jīng)寫(xiě)滿。

6)fifo_count_out端能正確的指示FIFO滿的程度。

分析Xilinx提供的testbench可以為我們編寫(xiě)自己的testbench提供很好的參考。FIFO的RTL代碼和testbench代碼放在ISEexamplesfifo_ver_131和fifo_vhd_131下。以verilog代碼為例,fifo_ver_131中包括了兩個(gè)testbench文件,一個(gè)是功能仿真testbench文件fifoctlr_cc_tb.tf,另一個(gè)是時(shí)序仿真(后仿真)testbench文件fifoctlr_cc_tb_timing.tf,這里我們主要分析功能仿真文件,為了方便大家理解,以下(下一帖)為注釋過(guò)的功能仿真testbench。大家看testbench的代碼時(shí),對(duì)照FIFO需要驗(yàn)證的功能點(diǎn),檢查是不是所有功能點(diǎn)都經(jīng)過(guò)了驗(yàn)證。

FIFO的testbench主要包括初始化、驗(yàn)證initial塊、讀寫(xiě)task等內(nèi)容,初始化部分主要完成復(fù)位信號(hào)、CLK信號(hào)等的初始化工作,讀寫(xiě)task把讀寫(xiě)、delay等操作模塊化,方便使用。這里主要介紹一下驗(yàn)證initial塊,也可以說(shuō)是驗(yàn)證的主程序,如下所示。

initial begin

delay; //保證驗(yàn)證環(huán)境正確復(fù)位

writeburst128; //寫(xiě)入512個(gè)數(shù),F(xiàn)ull信號(hào)應(yīng)該在寫(xiě)入511個(gè)數(shù)后變高

writeburst128;

writeburst128;

writeburst128;

read_enable = 1; //讀出一個(gè)數(shù),F(xiàn)ull信號(hào)應(yīng)該變低

writeburst128; //同時(shí)讀寫(xiě),檢查FIFO操作是否正確

read_enable = 0; //讀操作結(jié)束

endwriteburst; //寫(xiě)操作結(jié)束

delay;

readburst128; //連續(xù)讀512次,Empty信號(hào)應(yīng)在讀出511個(gè)數(shù)后變高

readburst128;

readburst128;

readburst128;

endreadburst;

end

這段程序首先延遲5個(gè)時(shí)鐘周期,等初始化完成之后再開(kāi)始驗(yàn)證工作。驗(yàn)證時(shí),首先寫(xiě)入512個(gè)數(shù),使用波形觀察器可以檢查寫(xiě)入的過(guò)程是否正確,以及Full信號(hào)在寫(xiě)入511個(gè)數(shù)后是否變高;然后read_enable = 1,讀出一個(gè)數(shù),F(xiàn)ull信號(hào)應(yīng)該變低,這樣寫(xiě)操作和Full信號(hào)的驗(yàn)證就基本完成了;程序接著也啟動(dòng)了寫(xiě)操作,由于此時(shí)read_enable仍然為高,即讀寫(xiě)同時(shí)進(jìn)行,這是對(duì)實(shí)際情況的模擬,可以對(duì)FIFO的功能進(jìn)行更嚴(yán)格的驗(yàn)證;最后,連續(xù)讀FIFO 512次,用波形觀察器檢查讀操作是否正確,Empty信號(hào)是否在讀出511個(gè)數(shù)后變高,如果這些操作都是正確的,那么FIFO的功能就基本正確了。

需要注意的一點(diǎn)是,以上的程序是不可綜合的,因?yàn)椴皇荝TL級(jí)描述,而是行為級(jí)描述(Behavioral Description)。行為級(jí)描述的特點(diǎn)是直接描述對(duì)象的功能,具有比較高的抽象層次,開(kāi)發(fā)、運(yùn)行速度都比RTL代碼要快,因此testbench都是用行為級(jí)描述寫(xiě)的。關(guān)于行為級(jí)描述的特點(diǎn)、寫(xiě)法以后將有專門(mén)的章節(jié)論述。

這個(gè)testbench的特點(diǎn)是,輸入激勵(lì)由testbench產(chǎn)生,輸出響應(yīng)的檢查人工完成,這樣的testbench編寫(xiě)相對(duì)容易,可以加快開(kāi)發(fā)速度,作為開(kāi)發(fā)人員自己驗(yàn)證是非常好的選擇。有些testbench能完成輸入激勵(lì)和輸出檢查,不用觀察波形也能完成驗(yàn)證工作,這樣的testbench具有更高的自動(dòng)化程度,使用方便,可重復(fù)性好,當(dāng)設(shè)計(jì)比較復(fù)雜而且團(tuán)隊(duì)中有專門(mén)的驗(yàn)證工程師時(shí),一般會(huì)有驗(yàn)證工程師建立一套這樣的testbench,用于驗(yàn)證開(kāi)發(fā)工程師的RTL級(jí)代碼,如果發(fā)現(xiàn)問(wèn)題,開(kāi)發(fā)工程師修改后在testbench再運(yùn)行一次所花的時(shí)間非常少,開(kāi)發(fā)復(fù)雜項(xiàng)目時(shí)這樣做可以比用波形觀察器節(jié)省很多時(shí)間。

3.總結(jié)

驗(yàn)證一般要通過(guò)寫(xiě)testbench實(shí)現(xiàn),testbench要完成向DUT施加激勵(lì)和檢查DUT相應(yīng)是否正確的功能,這就要求我們非常清楚待驗(yàn)證模塊(DUT)的功能,這樣才知道需要驗(yàn)證什么、如何施加激勵(lì)和如何檢查響應(yīng)是否正確。寫(xiě)testbench時(shí), 首先要列出需要驗(yàn)證的功能,讓后再編寫(xiě)testbench,這樣可以做到有的放矢,避免遺漏。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6127

    瀏覽量

    179391
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    402

    瀏覽量

    44814
  • CLK
    CLK
    +關(guān)注

    關(guān)注

    0

    文章

    128

    瀏覽量

    17614

原文標(biāo)題:FPGA開(kāi)發(fā)分析一個(gè)testbench

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開(kāi)源FPGA硬件,核心開(kāi)發(fā)者招募中......

    01背景簡(jiǎn)介近期,小眼睛科技聯(lián)合紫光同創(chuàng)及電子發(fā)燒友發(fā)起了#擁抱開(kāi)源!起來(lái)做FPGA開(kāi)發(fā)板活動(dòng),活動(dòng)經(jīng)發(fā)布,得到了很多開(kāi)源愛(ài)好者的熱烈響
    的頭像 發(fā)表于 06-20 08:03 ?538次閱讀
    開(kāi)源<b class='flag-5'>FPGA</b>硬件,核心<b class='flag-5'>開(kāi)發(fā)</b>者招募中......

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?1678次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口<b class='flag-5'>簡(jiǎn)介</b>

    FPGA調(diào)試方式VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過(guò)JTAG接口實(shí)時(shí)讀取和寫(xiě)入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?1370次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式<b class='flag-5'>之</b>VIO/ILA的使用

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對(duì)于芯片研發(fā)是個(gè)非常重要的測(cè)試手段,對(duì)于純軟件開(kāi)發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA
    的頭像 發(fā)表于 04-25 09:42 ?1326次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>

    FPGA開(kāi)發(fā)任務(wù)

    還原成數(shù)據(jù)流,通過(guò)2.5Gbps網(wǎng)口轉(zhuǎn)發(fā)至目標(biāo)服務(wù)器。 3、FPGA PS編程 提供接口用于狀態(tài)監(jiān)控、串口配置等; 4、完成PCB板級(jí)調(diào)試驗(yàn)證 FPGA電路調(diào)試、代碼聯(lián)調(diào)等工作。 5、完成上下位機(jī)通訊聯(lián)調(diào)
    發(fā)表于 04-22 18:46

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫(xiě)了本書(shū)——《國(guó)產(chǎn)FPGA權(quán)威開(kāi)發(fā)指南》,我想送
    的頭像 發(fā)表于 04-14 09:53 ?286次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開(kāi)發(fā)指南

    Verilog測(cè)試平臺(tái)設(shè)計(jì)方法是Verilog FPGA開(kāi)發(fā)中的重要環(huán)節(jié),它用于驗(yàn)證Verilog設(shè)計(jì)的正確性和性能。以下是個(gè)詳細(xì)的Ver
    的頭像 發(fā)表于 12-17 09:50 ?1145次閱讀

    MCU和FPGA的區(qū)別分析

    ): MCU是種集成電路芯片,它將計(jì)算機(jī)的CPU、存儲(chǔ)器、輸入/輸出接口等集成在個(gè)芯片上。MCU通常用于嵌入式系統(tǒng),如家用電器、汽車電子和工業(yè)控制等。 FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)
    的頭像 發(fā)表于 11-11 14:58 ?2549次閱讀

    ARM開(kāi)發(fā)板與FPGA的結(jié)合應(yīng)用

    、引言 ARM開(kāi)發(fā)板是種基于ARM架構(gòu)的嵌入式開(kāi)發(fā)平臺(tái),具有高性能、低功耗的特點(diǎn)。FPGA
    的頭像 發(fā)表于 11-05 11:42 ?1523次閱讀

    編寫(xiě)高效Testbench的指南和示例

    Testbench驗(yàn)證HDL設(shè)計(jì)的主要手段,本文提供了布局和構(gòu)建高效Testbench的指南以及示例。另外,本文還提供了種示例,可以為任何設(shè)計(jì)開(kāi)
    的頭像 發(fā)表于 10-29 16:14 ?1886次閱讀
    編寫(xiě)高效<b class='flag-5'>Testbench</b>的指南和示例

    什么~FPGA可以自行二次開(kāi)發(fā)了?

    什么!FPGA可以自行二次開(kāi)發(fā)了? 目前市場(chǎng)上的標(biāo)準(zhǔn)采集卡通常不支持用戶自行開(kāi)發(fā)FPGA。但因?yàn)閼?yīng)用環(huán)境的需要,不僅僅只需要單的數(shù)據(jù)采集流
    的頭像 發(fā)表于 10-14 15:47 ?610次閱讀
    什么~<b class='flag-5'>FPGA</b>可以自行二次<b class='flag-5'>開(kāi)發(fā)</b>了?

    Altera推出系列FPGA軟、硬件和開(kāi)發(fā)工具

    近期,英特爾子公司Altera推出了系列FPGA軟、硬件和開(kāi)發(fā)工具,使其可編程解決方案更易應(yīng)用于廣泛的用例和市場(chǎng)。Altera在年度開(kāi)發(fā)者大會(huì)上公布了下
    的頭像 發(fā)表于 10-12 10:47 ?1013次閱讀

    萊迪思Propel工具套件加速FPGA應(yīng)用開(kāi)發(fā)

    許多嵌入式系統(tǒng)的開(kāi)發(fā)者都對(duì)使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語(yǔ)言的FPGA開(kāi)發(fā)工具和復(fù)雜流程往往會(huì)令他們望而卻步。為了解決這
    的頭像 發(fā)表于 08-30 17:23 ?1383次閱讀

    Agilex 7 FPGA和SoC的基準(zhǔn)測(cè)試

    與同類FPGA相比,Agilex 7 FPGA可為OpenCores公開(kāi)發(fā)布的設(shè)計(jì)提供超過(guò)個(gè)速度等級(jí)的內(nèi)核性能提升。
    的頭像 發(fā)表于 08-30 17:07 ?830次閱讀
    Agilex 7 <b class='flag-5'>FPGA</b>和SoC的基準(zhǔn)測(cè)試

    FPGA開(kāi)發(fā)工具

    學(xué)習(xí)開(kāi)發(fā)FPGA,需要預(yù)先準(zhǔn)備好的工具嗎?比如示波器‘邏輯分析儀之類的。畢竟側(cè)重于硬件方面的處理。不知道和單片機(jī)開(kāi)發(fā)有多少不同,和需要注意的地方。
    發(fā)表于 07-29 22:04