IBM宣布制造出全球首款以2nm工藝打造的半導(dǎo)體芯片。該芯片與目前主流的7nm工藝相比,在同等電力消耗下,性能提升45%、能耗降低75%。
據(jù)悉,本次IBM所采用的使GAA技術(shù),也就是環(huán)繞柵極晶體管技術(shù)。根據(jù)IBM介紹,這是首次采用底介電隔離通道,可以使實現(xiàn)12nm的柵長,可以減少電流泄漏,有助于減少芯片上的功耗,其內(nèi)部間隔是第二代干法設(shè)計,有助于納米片的開發(fā)。IBM芯片采用了三層GAA納米片,每片納米片寬40nm,高5nm,間距44nm,柵極長度12nm。
量產(chǎn)時間方面,根據(jù)臺積電的規(guī)劃,N2制程將于2025年量產(chǎn)。按照這個進度,英特爾或?qū)⒃?nm工藝上實現(xiàn)對于臺積電的趕超。此前,英特爾已宣布將會在2024年量產(chǎn)Intel 20A工藝,隨后,英特爾又宣布其Intel 18A工藝也將提前到2024年量產(chǎn)。另外,根據(jù)臺積電最新展示技術(shù)路線圖顯示,在今年下半年臺積電第一代3nm(N3)工藝量產(chǎn)之后,除了將推出低成本、低能耗的N3E之外,還將會推出高性能版本的N3P,以及性能和功耗均更具優(yōu)勢的N3X。
根據(jù)提供的數(shù)據(jù)來看,臺積電的5nm芯片每平方毫米約有1.73億個晶體管,三星的5nm芯片每平方毫米約有1.27億個晶體管,IBM 2nm晶體管密度達到了臺積電5nm的2倍,預(yù)計比臺積電3nm工藝的晶體管密度還要多。
其實,IBM在7nm和5nm領(lǐng)域都具備相當優(yōu)勢的主導(dǎo)權(quán),并均實現(xiàn)量產(chǎn)。不過IBM目前并沒有自主的晶圓廠,如果此款2nm工藝的芯片想要順利落地,也需要三星、Intel等代工廠的幫助。
本文整合自:OFweek、芯智訊
責任編輯:符乾江
-
芯片
+關(guān)注
關(guān)注
459文章
52494瀏覽量
440652 -
IBM
+關(guān)注
關(guān)注
3文章
1821瀏覽量
75806 -
2nm
+關(guān)注
關(guān)注
1文章
210瀏覽量
4787
發(fā)布評論請先 登錄
臺積電2nm良率超 90%!蘋果等巨頭搶單
臺積電2nm制程良率已超60%
手機芯片進入2nm時代,首發(fā)不是蘋果?
臺積電加大亞利桑那州廠投資,籌備量產(chǎn)3nm/2nm芯片
聯(lián)發(fā)科采用AI驅(qū)動Cadence工具加速2nm芯片設(shè)計
2025年半導(dǎo)體行業(yè)競爭白熱化:2nm制程工藝成焦點
臺積電2nm工藝將量產(chǎn),蘋果iPhone成首批受益者
臺積電分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

評論