国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD要在CPU上堆疊DRAM內存,新一代捆綁銷售誕生?

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2023-02-24 01:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/周凱揚)自從2.5D/3D封裝、Chiplet、異構集成等技術出現(xiàn)以來,CPUGPU和內存之間的界限就已經變得逐漸模糊。單個SoC究竟集成了哪些邏輯單元和存儲單元,全憑借廠商自己的設計路線。這樣的設計其實為單芯片的能效比帶來了一輪新的攀升,但也極大地增加了開發(fā)難度。即便如此,還是有不少廠商在不遺余力地朝這個方向發(fā)展,最典型的莫過于AMD。

AMD的存儲堆疊之路

要說玩堆疊存儲,AMD確實是走得最靠前的一位,例如AMD如今在消費級和數(shù)據(jù)中心級別CPU上逐漸使用的3D V-Cache技術,就是直接將SRAM緩存堆疊至CPU上。將在今年正式落地的第四代EPYC服務器處理器,就采用了13個5nm/6nm Chiplet混用的方案,最高將L3緩存堆疊至了可怕的384MB。

在消費端,AMD的Ryzen 7 5800X3D同樣也以驚人的姿態(tài)出世,以超大緩存帶來了極大的游戲性能提升。即將正式發(fā)售的Ryzen 9 7950X3D也打出了128MB三級緩存的夸張參數(shù),這些產品的出現(xiàn)可謂打破了過去CPU廠商拼時鐘頻率、拼核心數(shù)的僵局,讓消費者真切地感受到了額外的體驗提升。
CleanShot 2023-02-23 at 17.14.20@2x
MI300 APU / AMD

GPU也不例外,雖然AMD如今的消費級GPU基本已經放棄了HBM堆疊方案,但是在AMD的數(shù)據(jù)中心GPU,例如Instinct MI250X,卻依然靠著堆疊做到了128GB的HBM2e顯存,做到了3276.8GB/s的峰值內存帶寬。而下一代MI300,AMD則選擇了轉向APU方案,將CPU、GPU和HBM全部整合在一起,以新的架構沖擊Exascale級的AI世代。

其實這也是AMD收購Xilinx最大的收獲之一,早在十多年前Xilinx的3DIC技術也已經為多Die堆疊打下了基礎。在收購Xilinx之際,AMD也提到這次交易會擴張AMD在die堆疊、封裝、Chiplet和互聯(lián)技術上的開發(fā)能力。在完成Xilinx的收購后,也可以看出AMD在架構上的創(chuàng)新有了很大的飛躍。

在近期的ISSCC 2023上,AMD CEO蘇姿豐透露了他們的下一步野心,那就是直接將DRAM堆疊至CPU上。這里的堆疊并非硅中介層互聯(lián)、存儲單元垂直堆疊在一起的2.5D封裝方案,也就是如今常見的HBM統(tǒng)一內存方案,AMD提出的是直接將計算單元與存儲單元垂直堆疊在一起的3D混合鍵封裝方案。

CPUDRAM垂直堆疊

主流服務器性能的提升速度,已經快要趕上過去的摩爾定律了。根據(jù)AMD統(tǒng)計的CPU供應商數(shù)據(jù),每過2.4年主流服務器性能就會翻一倍??上拗破淅^續(xù)發(fā)展的不再只是放緩的摩爾定律,還有內存上帶來的限制。內存墻這樣的性能瓶頸,不僅在限制CPU的性能發(fā)揮,同樣限制了GPU的性能發(fā)揮。

考慮到明面上解決這個問題的主力軍是存儲廠商,所以提出的大部分創(chuàng)新方案,例如存內計算等等,也都是創(chuàng)造算力更高的存儲器產品。蘇姿豐博士也指出,從她這個處理器從業(yè)者的角度來說,這一路線有些反常理,但從系統(tǒng)層面來說,她也可以理解該需求存在的意義。而AMD這次提出的方案,則是從計算芯片出發(fā),將存儲器堆疊整合進去。
CleanShot 2023-02-23 at 16.59.33@2x
CPU與DRAM垂直堆疊 / AMD

從AMD給出的能量效率分析來看,DIMM這樣的片外內存訪問能量效率在12pj/bit左右,2.5D的HBM方案在3.5pj/bit左右,而3D垂直堆疊的鍵合方案卻可以做到0.2pj/bit,從而利用更低的功耗來做到大帶寬。況且由于計算單元和存儲單元的集成度更高了,傳輸?shù)难舆t必然也會有顯著的降低。

這套方案的出現(xiàn)意味著至少堆疊的內存容量足夠大,服務器CPU甚至可以省去DIMM內存插槽,進一步減小空間占用。但這套方案具體能做堆疊多少內存,AMD并沒有給出具體的數(shù)字,如果可堆疊的內存數(shù)量與如今的L3緩存一樣僅有數(shù)百兆的話,那帶來的性能提升很可能不值一提。

另外就是散熱問題,從AMD給出的示意圖來看,他們選擇了內存單元在上,計算單元在下的方案,這種3D架構很可能會對散熱產生一定負面作用,但性能損失會相對較少一些。比如MI300方案中,AMD就換成了CPU和GPU單元在上,緩存和互聯(lián)在下的方案。

捆綁銷售嫌疑?

在消費級領域,其實CPU與內存捆綁銷售已經不是什么新鮮事了,就拿蘋果的M系列芯片為例。自打蘋果轉向Arm陣營,推出M系列芯片后,Mac生態(tài)的定制空間就基本只存在于購買前了,雖然華強北的大神們依然能夠找到一些方式來擴展固態(tài)硬盤閃存,但內存基本就與SoC徹底綁定了,用戶只能忍受高昂的容量定價,才不會在高負載工作時出現(xiàn)內存不夠用的窘境。

可在服務器市場,已經有了相當成熟的DIMM內存生態(tài),甚至未來還有CXL內存虎視眈眈,AMD這套“捆綁銷售”的方案究竟能否收獲良好的市場反響我們無從得知,很明顯這對內存模組廠商是存在一定威脅的。但話又說回來,AMD這套方案并沒有徹底斷絕擴展內存的可能性,在需要超大容量的內存池時,依然可以選擇傳統(tǒng)的擴展方案,而不是死磕堆疊內存的方案。

AMD的方案更像是給到了一個片上高速方案,從當下的工藝來看,應該還難以實現(xiàn)大容量的堆疊。所以在CPU上垂直堆疊DRAM,更像是AMD的另一套負載加速方案。畢竟根據(jù)蘇姿豐博士的說法,AMD也很清楚現(xiàn)有的3D V-Cache SRAM堆疊方案只能提高特定負載的性能,DRAM堆疊方案的性能加速覆蓋面無疑要更廣一些。

寫在最后

其實ChatGPT這樣的應用出現(xiàn),不僅帶動了一波GPU訂單量的狂飆,也讓HBM、DDR5這些大帶寬的內存有了用武之地,讓人們終于看到了打破內存墻的應用價值,而不只是將其視為一個徒增成本的性能瓶頸。

而AMD雖然提出了將內存堆疊至CPU上的技術路線,也并沒有放棄對其他方案的考量,比如他們也在和三星展開HBM2上的存算一體研究。如果AMD選擇將CPU堆疊內存與存算一體結合在一起的話,或許會給其數(shù)據(jù)中心產品帶來更大的優(yōu)勢。



聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5589

    瀏覽量

    136368
  • DRAM
    +關注

    關注

    40

    文章

    2349

    瀏覽量

    185633
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    新一代高效電機技術—PCB電機

    純分享帖,點擊下方附件免費獲取完整資料~~~ *附件:新一代高效電機技術—PCB電機.pdf 內容有幫助可以關注、點贊、評論支持下,謝謝! 【免責聲明】本文系網(wǎng)絡轉載,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請第
    發(fā)表于 07-17 14:35

    DRAM代際交替中的技術賦能:德明利新一代高性能內存方案

    DRAM內存市場“代際交接”關鍵時刻2025年PC及服務器市場中,DDR4的滲透率約為20%-30%,而DDR5的滲透率約為70%-80%(TrendForce集邦咨詢)。在AI算力爆發(fā)和先進
    的頭像 發(fā)表于 07-09 11:11 ?466次閱讀
    <b class='flag-5'>DRAM</b>代際交替中的技術賦能:德明利<b class='flag-5'>新一代</b>高性能<b class='flag-5'>內存</b>方案

    芯片晶圓堆疊過程中的邊緣缺陷修整

    視為堆疊邏輯與內存、3D NAND,甚至可能在高帶寬存儲(HBM)中的多層DRAM堆疊的關鍵技術。垂直堆疊使得芯片制造商能夠將互連間距從35
    的頭像 發(fā)表于 05-22 11:24 ?623次閱讀
    芯片晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    AMD實現(xiàn)首個基于臺積電N2制程的硅片里程碑

    代號為“Venice”的新一代AMD EPYC CPU是首款基于臺積電新一代N2制程的高性能計算產品。 ? AMD表示,其代號為“Venic
    的頭像 發(fā)表于 05-06 14:46 ?242次閱讀
    <b class='flag-5'>AMD</b>實現(xiàn)首個基于臺積電N2制程的硅片里程碑

    美光宣布 1γ DRAM 開始出貨:引領內存技術突破,滿足未來計算需求

    率先向生態(tài)系統(tǒng)合作伙伴及特定客戶出貨專為下一代 CPU 設計的 1γ(1-gamma)第六(10 納米級)DRAM 節(jié)點 DDR5 內存
    發(fā)表于 02-26 13:58 ?329次閱讀

    新思科技推出基于AMD芯片的新一代原型驗證系統(tǒng)

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應系統(tǒng)級芯片(SoC)的HAPS?原型驗證系統(tǒng),以此進步升級其硬件輔助驗證(HAV)產品組合。 此次推出的全新一代
    的頭像 發(fā)表于 02-19 17:12 ?683次閱讀

    新一代國產CPU龍芯3A6000發(fā)布央視新聞

    cpu
    GITSTAR 集特工控
    發(fā)布于 :2025年02月12日 17:03:20

    嘉合勁威研發(fā)新一代AI專用內存MRDIMM

    深圳市嘉合勁威電子科技有限公司(簡稱“嘉合勁威”)正在積極研發(fā)款專為AI專業(yè)應用設計的新一代內存產品——MRDIMM。這款產品的誕生,旨在通過技術創(chuàng)新,為AI運算提供更加高效、經濟的
    的頭像 發(fā)表于 02-12 11:28 ?651次閱讀

    佰維存儲發(fā)布新一代LPDDR5X內存與DDR5內存模組

    近日,存儲領域的領先企業(yè)佰維存儲推出了其新一代高效能內存——LPDDR5X。這款內存產品采用了先進的1bnm制程工藝,相較于上一代產品,其數(shù)據(jù)傳輸速率有了顯著提升,高達8533Mbps
    的頭像 發(fā)表于 12-16 13:52 ?990次閱讀

    英偉達AI加速器新藍圖:集成硅光子I/O,3D垂直堆疊 DRAM 內存

    加速器設計的愿景。 英偉達認為未來整個 AI 加速器復合體將位于大面積先進封裝基板之上,采用垂直供電,集成硅光子 I/O 器件,GPU 采用多模塊設計,3D 垂直堆疊 DRAM 內存,并在模塊內直接整合
    的頭像 發(fā)表于 12-13 11:37 ?701次閱讀
    英偉達AI加速器新藍圖:集成硅光子I/O,3D垂直<b class='flag-5'>堆疊</b> <b class='flag-5'>DRAM</b> <b class='flag-5'>內存</b>

    北橋芯片負責與cpu的聯(lián)系并控制內存

    北橋芯片,也被稱為內存控制器或系統(tǒng)控制器,是計算機主板個重要組成部分。它負責管理CPU內存、以及其他系統(tǒng)組件之間的數(shù)據(jù)傳輸和通信。
    的頭像 發(fā)表于 10-14 10:37 ?1610次閱讀

    AMD發(fā)布新一代AI芯片MI325X

    在舊金山舉辦的Advancing AI 2024大會上,AMD正式推出了其新一代AI芯片——GPU AMD Instinct MI325X。這款芯片的發(fā)布標志著AMD在人工智能領域邁出
    的頭像 發(fā)表于 10-11 15:55 ?925次閱讀

    主板內存故障燈亮會是cpu的問題嗎

    主板內存故障燈亮并不定是CPU的問題,但CPU內存之間的交互確實可能影響這故障現(xiàn)象。以下是
    的頭像 發(fā)表于 09-02 14:42 ?6067次閱讀

    主板自檢cpu內存直來回閃

    當你遇到主板自檢時CPU內存直來回閃爍的情況,這通常意味著硬件檢測過程中存在問題。這個問題可能涉及到多個方面,包括硬件故障、BIOS設置錯誤、兼容性問題等。 1. 硬件故障 1.1 CP
    的頭像 發(fā)表于 09-02 14:38 ?2.1w次閱讀

    AMD與中科創(chuàng)達成戰(zhàn)略合作,共同打造新一代艙泊體數(shù)字座艙平臺

    近日,場科技界與汽車產業(yè)的跨界盛宴在北京盛大舉行,AMD與中科創(chuàng)達正式宣布達成戰(zhàn)略合作,攜手開啟智能座艙領域的新篇章。此次合作,標志著雙方將共同探索并打造新一代艙泊體數(shù)字座艙平臺,
    的頭像 發(fā)表于 08-08 09:55 ?836次閱讀