本文來(lái)自“集成芯片與芯粒技術(shù)白皮書(shū)”,本文重點(diǎn)介紹了發(fā)展集成芯片和芯粒的重要意義。
集成芯片是指先將晶體管集成制造為特定功能的芯粒(Chiplet),再按照應(yīng)用需求將芯粒通過(guò)半導(dǎo)體技術(shù)集成制造為芯片。其中,芯粒(Chiplet)是指預(yù)先制造好、具有特定功能、可組合集成的晶片(Die),也有稱(chēng)為“小芯片”,其功能可包括通用處理器、存儲(chǔ)器、圖形處理器、加密引擎、網(wǎng)絡(luò)接口等。硅基板(Silicon Interposer),是指在集成芯片中位于芯粒和封裝基板(Substrate)之間連接多個(gè)芯粒且基于硅工藝制造的載體,也有稱(chēng)為“硅轉(zhuǎn)接板”、“中介層”。硅基板通常包含多層、高密度互連線(xiàn)網(wǎng)絡(luò)、硅通孔 (Through Silicon Via, TSV) 和微凸點(diǎn) (Micro Bump),保證了電源、數(shù)據(jù)信號(hào)在芯粒之間和封裝內(nèi)外的傳輸,而且可以集成電容、電感等無(wú)源元件和晶體管等有源電路。
集成芯片的概念源于 2010 年臺(tái)積電的蔣尚義博士提出的“先進(jìn)封裝”概念,他提出可以通過(guò)半導(dǎo)體互連技術(shù)連接兩顆芯片,從而解決單芯片制造的面積上限,解決板級(jí)連接的帶寬極限問(wèn)題。而后,時(shí)任美國(guó)美滿(mǎn)電子公司總裁的周秀文博士(Sehat Sutrardja)將“模塊化”設(shè)計(jì)思想與方法進(jìn)一步融入。
經(jīng)過(guò)多年學(xué)術(shù)界和企業(yè)的發(fā)展,“先進(jìn)封裝”已無(wú)法涵蓋多芯粒集成后所形成的新系統(tǒng)的科學(xué)與技術(shù),于是在 2022 年自然科學(xué)基金委召開(kāi)的雙清論壇上,孫凝暉院士、劉明院士以及蔣尚義先生等我國(guó)學(xué)者在凝練相關(guān)基礎(chǔ)技術(shù)后提出“集成芯片(Integrated Chips)”這一概念替代“先進(jìn)封裝”、“芯?!钡确Q(chēng)謂,用于表達(dá)其在體系結(jié)構(gòu)、設(shè)計(jì)方法學(xué)、數(shù)理基礎(chǔ)理論、工程材料制造等領(lǐng)域中更豐富的含義。
從技術(shù)上看,目前主要有三條提升芯片性能的發(fā)展路徑,如圖 2.2 所示,三條技術(shù)路徑從不同維度共同推動(dòng)集成電路的發(fā)展。
第一條路徑是通過(guò)將晶體管的尺寸不斷微縮實(shí)現(xiàn)集成密度和性能的指數(shù)式提升,也被稱(chēng)為遵循“摩爾定律”的發(fā)展路徑。1965 年戈登·摩爾指出,集成電路的晶體管數(shù)目大約每 18-24 個(gè)月增加一倍。摩爾定律、登納德縮放定律、以及同時(shí)期的體系架構(gòu)創(chuàng)新,包括指令級(jí)并行、多核架構(gòu)等,共同推動(dòng)了芯片性能隨工藝尺寸微縮的指數(shù)式提升。
隨著集成電路工藝進(jìn)入 5nm 以下,尺寸微縮接近物理極限,單純依靠縮小晶體管尺寸提高芯片性能的空間變小,同時(shí)帶來(lái)了成本與復(fù)雜度的快速提高。芯片散熱能力、傳輸帶寬、制造良率等多種因素共同影響,形成了芯片功耗墻、存儲(chǔ)墻、面積墻等瓶頸,限制了單顆芯片的性能提升??梢哉f(shuō),摩爾定律的放緩已成為國(guó)際和我國(guó)集成電路發(fā)展的重大挑戰(zhàn)。
第二條路徑是通過(guò)發(fā)展新原理器件,研發(fā)新材料,實(shí)現(xiàn)單個(gè)晶體管器件的性能提升。隨著鐵電存儲(chǔ)器 FeRAM、阻變存儲(chǔ)器 RRAM、磁存儲(chǔ)器 MRAM、相變存儲(chǔ)器 PCM、鐵電晶體管 FeFET 等多種新原理器件的發(fā)展,結(jié)合寬禁帶半導(dǎo)體、二維材料、碳納米管等新材料的研究,探索超越傳統(tǒng)CMOS 器件性能 / 能效的新型器件和突破馮諾依曼架構(gòu)的新型計(jì)算范式成為一個(gè)重要的研究領(lǐng)域。然而,新原理器件是面向未來(lái)的芯片性能提升發(fā)展路徑,從科學(xué)研究到實(shí)際應(yīng)用的周期通常較長(zhǎng),難以在短時(shí)間內(nèi)解決當(dāng)前高性能集成電路芯片受限的挑戰(zhàn)。
隨著技術(shù)體系和產(chǎn)業(yè)生態(tài)逐漸構(gòu)建,集成芯片將發(fā)展為芯片性能提升的第三條主路徑。芯片的性能主要取決于芯片集成的晶體管規(guī)模,而晶體管規(guī)模又取決于芯片制造面積。集成芯片路徑能夠有效突破芯片制造的面積墻瓶頸。芯片的“面積墻”,是指單顆芯片的制造面積受限于***可處理的極限尺寸和良率。一方面,最先進(jìn)的高性能芯片(如 NVIDIA H100 GPU 等)面積正在接近光刻面積極限。同時(shí),單芯片良率隨面積增長(zhǎng)快速下降,在高成本的先進(jìn)工藝下,該問(wèn)題更加具有挑戰(zhàn)性。集成芯片能夠通過(guò)多顆芯粒與基板的 2.5D/3D 集成,突破單芯片光刻面積的限制和成品率隨面積下降的問(wèn)題,成為進(jìn)一步提升芯片性能的可行路徑。另外一方面,集成芯片技術(shù)是一條不單純依賴(lài)尺寸微縮路線(xiàn)提升芯片性能的重要途徑,在短期內(nèi)難以突破自主 EUV ***和先進(jìn)節(jié)點(diǎn)制造工藝的情況下,可以提供一條利用自主低世代集成電路工藝實(shí)現(xiàn)跨越 1-2 個(gè)工藝節(jié)點(diǎn)的高端芯片性能的技術(shù)路線(xiàn)。
集成芯片采用系統(tǒng)工程學(xué)的原理,發(fā)展自上而下構(gòu)造法的集成電路設(shè)計(jì)新范式。自上而下意味著芯片結(jié)構(gòu)適配應(yīng)用特征,自上而下采用“分解 - 組合 - 集成”的方法。根據(jù)應(yīng)用特征,抽象分解成若干標(biāo)準(zhǔn)的芯粒預(yù)制件,將眾多芯粒預(yù)制件,按照結(jié)構(gòu)組合成不同應(yīng)用領(lǐng)域的芯片,將芯片制造分解為芯粒預(yù)制件的制造和多芯粒集成。下例展示了處理器芯片采用集成芯片范式后的新流程:
最早的集成芯片原型是由臺(tái)積電與美國(guó)賽靈思(Xilinx)公司共同完成的一款大容量 FPGA 芯片V7200T,它將四個(gè)大規(guī)模的 FPGA 芯粒在一塊硅基板(Interposer)上連接在一起,形成一個(gè)超過(guò)2000 個(gè)可編程邏輯門(mén)的系統(tǒng)。借助這一芯片的開(kāi)發(fā),臺(tái)積電也完成了基于半導(dǎo)體工藝的芯片互連封裝技術(shù),稱(chēng)為 Chip-on-Wafer-on-Substrate(CoWoS)。目前這一技術(shù)作為 2.5D 集成芯片的代表性工藝,廣泛的應(yīng)用于高性能處理器芯片產(chǎn)品中。第一個(gè)采用 CoWoS 技術(shù)的處理器集成芯片是英偉達(dá)公司的 GP100 GPU 芯片,它的結(jié)構(gòu)是通過(guò) CoWoS 工藝將 GPU 芯粒和多個(gè) HBM 芯粒在一個(gè)封裝體內(nèi)集成,最大化處理器與存儲(chǔ)之間的通信帶寬,硅基板尺寸超過(guò) 1 個(gè)光罩(858mm2)。我國(guó)華為海思公司設(shè)計(jì)的昇騰 910 芯片,也是基于這一技術(shù)將 3 種、6 個(gè)芯粒的集成,實(shí)現(xiàn)了高算力的人工智能處理器。
近年來(lái),隨著 TSV、銅 - 銅混合鍵合等工藝的成熟,3D 集成芯片成為了高性能處理器領(lǐng)域新的發(fā)展趨勢(shì)。美國(guó) AMD 和 Intel 公司均基于 3D 集成芯片技術(shù),設(shè)計(jì)了面向超算的高性能超算處理器芯片。上述產(chǎn)品將將 6-8 種,超過(guò) 20 個(gè)芯粒的芯粒集成在一個(gè)系統(tǒng)中,最終實(shí)現(xiàn)了更大規(guī)模(千億以上規(guī)模數(shù)量級(jí)晶體管)、更復(fù)雜的集成。在 2.5D 集成上,基于重分布層(Re-Distribution Layer)的扇出工藝(FanOut)可以實(shí)現(xiàn)更大規(guī)模的芯粒集成,美國(guó) Tesla 公司基于 FanOut 工藝開(kāi)發(fā)面向人工智能的訓(xùn)練處理器集成芯片 DOJO,RDL 基板的總面積達(dá)到 20000mm2,包含 25 個(gè) D1 多核處理器芯粒和光電融合的通信芯粒。
我國(guó)研發(fā)機(jī)構(gòu)在高集成度上取得了進(jìn)展。比較有代表性的包含,2022 年中科院計(jì)算所智能計(jì)算機(jī)中心和之江實(shí)驗(yàn)室聯(lián)合開(kāi)發(fā)了“之江大芯片一號(hào)”,該芯片成果集成了 16 個(gè)芯粒,每個(gè)芯粒含 16個(gè) CPU 核,無(wú)論是集成的芯粒數(shù)和體系結(jié)構(gòu)上的計(jì)算核心數(shù),都實(shí)現(xiàn)了突破,從體系架構(gòu)和設(shè)計(jì)方法學(xué)上,驗(yàn)證了利用集成芯片突破單處理器芯片的算力極限技術(shù)途徑。目前,正在開(kāi)展“之江大芯片二號(hào)”的工作,集成度和性能將進(jìn)一步提升。
2022 年,復(fù)旦大學(xué)集成芯片與系統(tǒng)全國(guó)重點(diǎn)實(shí)驗(yàn)室基于集成扇出封裝工藝實(shí)現(xiàn)了存算一體 2.5D 芯片,采用片間按層流水的可擴(kuò)展架構(gòu)實(shí)現(xiàn)了系統(tǒng)算力與存儲(chǔ)規(guī)模的按芯粒比例的線(xiàn)性增長(zhǎng),避免了“一系統(tǒng)一設(shè)計(jì)”的高復(fù)雜度問(wèn)題。此外,阿里達(dá)摩院聯(lián)合紫光國(guó)芯研發(fā)基于 3D 混合鍵合工藝的智能加速器 -DRAM 堆疊集成芯片,豪威科技的采用三層堆疊工藝將圖像傳感器芯粒、模擬讀出電路芯粒、圖像信號(hào)處理與 AI 芯粒集成為一個(gè)組件,面向像素的不斷提升,最小化芯粒間的通信開(kāi)銷(xiāo)。
集成芯片中,由于每個(gè)芯粒由不同的單位設(shè)計(jì),因此接口的標(biāo)準(zhǔn)化是系統(tǒng)能夠高效率組合的關(guān)鍵因素。在 Intel 的主導(dǎo)下,2022 年 3 月,通用高速接口聯(lián)盟(UCIe)正式成立,旨在構(gòu)建芯粒技術(shù)在芯片上的互聯(lián)標(biāo)準(zhǔn)。
審核編輯:湯梓紅
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28881瀏覽量
237441 -
存儲(chǔ)器
+關(guān)注
關(guān)注
38文章
7648瀏覽量
167306 -
晶體管
+關(guān)注
關(guān)注
77文章
10018瀏覽量
141586 -
集成芯片
+關(guān)注
關(guān)注
0文章
253瀏覽量
20155
原文標(biāo)題:集成芯片與芯粒(Chiplet)技術(shù)白皮書(shū)
文章出處:【微信號(hào):AI_Architect,微信公眾號(hào):智能計(jì)算芯世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
通信直流開(kāi)關(guān)電源產(chǎn)品的技術(shù)發(fā)展概述
集成電源是電源技術(shù)發(fā)展的必由之路
軟件技術(shù)發(fā)展和智能制造的關(guān)系
EDA技術(shù)從何而來(lái)?EDA技術(shù)發(fā)展歷程
封裝天線(xiàn)技術(shù)發(fā)展歷程回顧分析
新興的半導(dǎo)體技術(shù)發(fā)展趨勢(shì)
什么是集成無(wú)源元件?對(duì)PCB技術(shù)發(fā)展產(chǎn)生了什么影響?
PCI Express是如何推動(dòng)虛擬儀器技術(shù)發(fā)展的?求解
集成電源是電源技術(shù)發(fā)展的必由之路
集成無(wú)源元件對(duì)PCB技術(shù)發(fā)展有什么樣的影響

評(píng)論