国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA可實(shí)現(xiàn)的跳頻MSK信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案

基于FPGA可實(shí)現(xiàn)的跳頻MSK信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

基于FPGA的多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)設(shè)計(jì)方案

為了實(shí)現(xiàn)激光-水聲淺海地形遙感探測(cè)中水聲信號(hào)實(shí)時(shí)解調(diào)與處理,本文提出了一種基于FPGA的激光多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案。以Cyclone Ⅱ系列FPGA為核心控制模塊,結(jié)合
2013-10-29 10:10:022157

FPGA典型設(shè)計(jì)方案精華匯總

FPGA典型設(shè)計(jì)方案精華匯總
2012-08-16 16:29:32

FPGA參賽作品匯總貼(實(shí)時(shí)更新)

部分參賽方案如下:基于FPGA 的多路AD/DA/IO 采集,光電通訊方案 https://bbs.elecfans.com/jishu_229886_1_1.html基于FPGA的簡(jiǎn)易DDS信號(hào)
2012-07-19 10:40:57

FPGA和DSP高速通信接口設(shè)計(jì)方案

摘要:在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA實(shí)時(shí)信號(hào)處理系統(tǒng)
2019-06-21 05:00:04

FPGA設(shè)計(jì)大賽設(shè)計(jì)方案提交規(guī)則和截止時(shí)間須知

各位FPGA設(shè)計(jì)大賽參賽者注意了:小編這里幫大家解釋一下設(shè)計(jì)方案提交規(guī)則和活動(dòng)時(shí)間安排 自4月23日比賽開(kāi)始,參賽者報(bào)名之后即可提交設(shè)計(jì)方案。設(shè)計(jì)方案提交的截止日期是活動(dòng)結(jié)束,暨設(shè)計(jì)方案評(píng)選的最后
2012-05-04 10:27:46

識(shí)別方位引信信號(hào)處理系統(tǒng)的原理是什么?

引信的核心部件,是方位識(shí)別功能和目標(biāo)檢測(cè)功能的主要實(shí)現(xiàn)單元。其結(jié)構(gòu)和性能對(duì)引信的整體性能有著至關(guān)重要的影響。隨著FPGA、DSP技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)在引信中的應(yīng)用大幅增強(qiáng)了引信信號(hào)的處理能力
2020-04-20 07:24:20

OFDM系統(tǒng)的原理是什么?

本文基于Matlab中的GUI設(shè)計(jì)了OFDM系統(tǒng),界面設(shè)計(jì)友好,能夠動(dòng)態(tài)地改變系統(tǒng)參數(shù)進(jìn)行仿真,結(jié)果顯示該設(shè)計(jì)系統(tǒng)能夠很好地進(jìn)行實(shí)時(shí)仿真,實(shí)用性較強(qiáng)。
2020-03-09 08:02:13

功能實(shí)現(xiàn)原理圖

干擾成了首要解決的問(wèn)題。技術(shù) (Frequency-Hopping Spread Spectrum; FHSS)是在2.4GHz頻帶以一定的頻寬將其劃分為若干個(gè)無(wú)線(xiàn)電頻率信道(Radio
2010-10-21 17:15:37

濾波技術(shù)原理及方案,不看肯定后悔

數(shù)字調(diào)諧濾波技術(shù)發(fā)展現(xiàn)狀如何?濾波技術(shù)原理及方案,不看肯定后悔
2021-05-26 06:21:42

電臺(tái)的設(shè)計(jì)與測(cè)試挑戰(zhàn)[回映分享]

用于國(guó)防電子工業(yè)的 SDR 技術(shù)。 圖1: 被大干擾干擾的信號(hào)。采用數(shù)字熒光粉技術(shù)(DPX)的實(shí)時(shí)頻譜分析儀捕獲空氣中的信號(hào) 盡管有各種各樣的軟件無(wú)線(xiàn)電應(yīng)用和足跡,但有一個(gè)共同特點(diǎn): 。在
2021-12-29 09:31:37

通信技術(shù)

我是通信專(zhuān)業(yè)學(xué),最近對(duì)通信技術(shù)感興趣,有沒(méi)有大神推薦一些介紹通信技術(shù)的文獻(xiàn)給我啊。 有沒(méi)有比較簡(jiǎn)單的設(shè)計(jì)方案呢?
2013-04-06 23:01:08

AD9364

AD9364時(shí),最快的時(shí)間能達(dá)到多少u(mài)s,我需要70MHZ-6GHZ全頻段,需要每次都要進(jìn)行VCO校準(zhǔn)嗎,感覺(jué)這會(huì)大大增加時(shí)間,AD9364的Fast Lock mode 用起來(lái)方便嗎
2020-02-22 18:37:56

BLE自適應(yīng)算法的原理,以及代碼的實(shí)現(xiàn)

BLE自適應(yīng)算法的原理,以及代碼的實(shí)現(xiàn)
2021-05-12 22:05:55

CH573實(shí)現(xiàn)機(jī)制是怎么樣?

請(qǐng)問(wèn)實(shí)現(xiàn)機(jī)制是怎么樣?比如說(shuō)接收機(jī)如何事先知道發(fā)射機(jī)的表,表是隨機(jī)生成的還是固定模式的?等。能否通過(guò)這個(gè)例程實(shí)現(xiàn)多發(fā)一收這樣的機(jī)制?
2022-08-23 06:09:20

WIFI的機(jī)制怎么實(shí)現(xiàn)的?

WIFI的機(jī)制怎么實(shí)現(xiàn)的?想了解WIFI的機(jī)制怎么實(shí)現(xiàn)的。網(wǎng)上資料比較少啊!有些WIFI模塊好像都是固定工作在一個(gè)頻段的,要改頻段得自己設(shè)置,不知道WIFI有沒(méi)有通用的一些機(jī)制來(lái)防止數(shù)據(jù)碰撞,求指點(diǎn)
2016-03-15 17:55:53

nrf24l01通訊怎么實(shí)現(xiàn)?

為了抗干擾使用頻傳輸,哪里可以下載到開(kāi)源庫(kù)
2023-09-28 07:06:39

protues中解碼為七段數(shù)碼管識(shí)別的信號(hào)的解碼器在哪里?

求助大神?。簆rotues中把二進(jìn)制信號(hào)解碼為七段數(shù)碼管識(shí)別的信號(hào)的解碼器在哪里?搜索什么?。?/div>
2012-01-12 14:53:42

FPGA參賽作品】基于FPGA的數(shù)字存儲(chǔ)掃

頻率合成技術(shù))產(chǎn)生掃頻信號(hào),以XilinxFPGA為控制核心,通過(guò)A/D和D/A等接口電路,實(shí)現(xiàn)掃頻信號(hào)頻率的步進(jìn)調(diào)整、幅度與相位的測(cè)量,計(jì)算機(jī)軟件作為儀器面板來(lái)顯示被測(cè)網(wǎng)絡(luò)幅頻特性與相頻特性的功能,并且測(cè)試結(jié)果可保存到各種存儲(chǔ)介質(zhì)中。報(bào)名有點(diǎn)晚了,設(shè)計(jì)方案寫(xiě)的很詳細(xì),歡迎大家提意見(jiàn)和建議!!!
2012-07-07 11:09:41

FPGA參賽作品】基于攝像頭ov670圖像存儲(chǔ)及臉譜識(shí)別

設(shè)計(jì)方案是:基于FPGA利用攝像頭ov670采集視頻信號(hào),并通過(guò)TFT屏進(jìn)行實(shí)時(shí)顯示,并將采集到的圖像根據(jù)主人要求進(jìn)行存儲(chǔ)(并有存儲(chǔ)完的提示),該設(shè)備安裝在簡(jiǎn)易監(jiān)控的地方,即如果有陌生人進(jìn)來(lái)的話(huà),會(huì)自動(dòng)進(jìn)行臉譜識(shí)別,并進(jìn)行報(bào)警。
2012-05-17 08:02:37

【工程源碼】基于FPGA的數(shù)字識(shí)別的實(shí)現(xiàn)

搭建實(shí)時(shí)數(shù)字識(shí)別系統(tǒng)。2 基于FPGA的數(shù)字識(shí)別的實(shí)現(xiàn)如圖2所示,我們圖像采集使用 ov5640 cmos500W像素?cái)z像頭,將采集到的彩色RGB圖像首先存入SDRAM中,然后由TFT顯示控制端讀出圖像
2020-02-17 18:39:25

一個(gè)1mV的負(fù)電信號(hào),要放大到單片機(jī)識(shí)別的電壓(3V)

一個(gè)1mV的負(fù)電信號(hào),要放大到單片機(jī)識(shí)別的電壓(3V),其中要濾掉6000Hz以上的信號(hào)噪聲,畫(huà)出實(shí)現(xiàn)該功能的電路原理圖
2020-03-27 15:34:28

一種基于FPGA和DSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

主動(dòng)式微波射頻識(shí)別系統(tǒng)設(shè)計(jì)方案

 1 引 言  射頻識(shí)別(RFID)是利用射頻頻段實(shí)現(xiàn)非接觸雙向通信進(jìn)行識(shí)別和交換數(shù)據(jù)的一種自動(dòng)識(shí)別技術(shù)。根據(jù)射頻卡的數(shù)據(jù)調(diào)制方式可分為主動(dòng)式和被動(dòng)式2種。主動(dòng)式RFID系統(tǒng)由于其信息實(shí)時(shí)性強(qiáng)、數(shù)據(jù)
2019-07-26 07:21:50

關(guān)于技術(shù)

本人剛剛學(xué)習(xí)技術(shù),對(duì)技術(shù)不是很了解,現(xiàn)在想將技術(shù)與DSP進(jìn)行融合,不知道哪位大俠可以給我指點(diǎn)指點(diǎn)。希望哪位高手給我一份關(guān)于DSP驅(qū)動(dòng)DDS的例程,本人不勝感激?。。。。。。?!
2012-10-20 17:14:08

關(guān)于通信技術(shù)

本人是剛剛開(kāi)始接觸,想購(gòu)買(mǎi)一塊通信技術(shù)的開(kāi)發(fā)板,想請(qǐng)各位給小弟我介紹下,非常感激?。。。?!
2012-11-06 17:00:03

關(guān)于汽車(chē)指紋識(shí)別的方案

我想做一個(gè)汽車(chē)指紋識(shí)別的方案,請(qǐng)大家?guī)兔ο胂?,用什么器件和哪種方案比較好?要求很簡(jiǎn)單,能存儲(chǔ)指紋、讀取指紋、核對(duì)指紋(1.通過(guò);2.未通過(guò)){:4_105:}HELPME , PLEASE~~~我第一次做這種東西
2013-04-08 22:29:33

分享一種基于Actel Flash FPGA的高可靠設(shè)計(jì)方案

本文以星載測(cè)控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
2021-05-10 06:58:47

哪位大神寫(xiě)過(guò)2.4g的算法,有沒(méi)有什么方案

哪位大神寫(xiě)過(guò)2.4g的算法,有沒(méi)有什么方案
2020-07-14 07:07:26

基于FPGA+DSP的電臺(tái)傳輸系統(tǒng)該怎么設(shè)計(jì)?

技術(shù)是一種具有高抗干擾性、高抗截獲能力的擴(kuò)頻技術(shù)。接收系統(tǒng)是通信系統(tǒng)中非常重要的部分,自適應(yīng)技術(shù)、高速技術(shù)、信道編碼技術(shù)、高效調(diào)制解調(diào)技術(shù)成為近年來(lái)技術(shù)發(fā)展的新動(dòng)態(tài),基于FPGA通信接收系統(tǒng)研究有很高的應(yīng)用價(jià)值。
2019-09-25 06:15:14

基于FPGA的變頻器設(shè)計(jì)方案,利用simulink仿真

上學(xué)時(shí)做的變頻器設(shè)計(jì)方案,利用simulink仿真,基于FPGA的變頻器設(shè)計(jì)方案。
2014-09-10 10:40:12

基于FPGA的數(shù)據(jù)無(wú)阻塞交換設(shè)計(jì)方案,不看肯定后悔

基于FPGA的數(shù)據(jù)無(wú)阻塞交換設(shè)計(jì)方案,不看肯定后悔
2021-04-29 06:48:07

基于通信的汽車(chē)智能防盜器設(shè)計(jì)

***擾或截獲,防盜器很難被復(fù)制、破解,通過(guò)通信方案的優(yōu)化和程序設(shè)計(jì)增加了通信的可靠性,增加的雙向通信功能使車(chē)主能及時(shí)掌握汽車(chē)狀況及報(bào)警信息,并通過(guò)多傳感器檢測(cè)電路的設(shè)計(jì)增加了防盜器的可靠性,經(jīng)
2011-08-04 09:52:58

基于DSP/FPGA的超高速系統(tǒng)基帶該怎么設(shè)計(jì)?

。近年來(lái)隨著半導(dǎo)體工藝和計(jì)算機(jī)技術(shù)的發(fā)展,dsp(Digital Signal Processor)、FPGA(Field Programmable Gates Array)等現(xiàn)代信號(hào)處理芯片越來(lái)越成熟和普遍使用,以前只能理論研究的技術(shù)有了實(shí)現(xiàn)的可能。
2019-08-28 07:13:20

基于DSP/FPGA的超高速系統(tǒng)基帶該怎么設(shè)計(jì)?

。近年來(lái)隨著半導(dǎo)體工藝和計(jì)算機(jī)技術(shù)的發(fā)展,dsp(Digital Signal Processor)、FPGA(Field Programmable Gates Array)等現(xiàn)代信號(hào)處理芯片越來(lái)越成熟和普遍使用,以前只能理論研究的技術(shù)有了實(shí)現(xiàn)的可能。
2019-08-29 06:24:01

基于DSP/FPGA的超高速系統(tǒng)基帶該怎么設(shè)計(jì)?

規(guī)律變化的多頻頻移鍵控(MFSK)。通信的頻率受偽隨機(jī)碼控制不斷變,圖案可以設(shè)置幾千乃至上萬(wàn)個(gè),收發(fā)兩端只要圖案一致,時(shí)間同步,就可在信息傳輸過(guò)程中不斷變空間頻率信道,實(shí)現(xiàn)通信。
2019-10-15 07:39:47

基于TMS320C54X系列DSP實(shí)現(xiàn)通信網(wǎng)位同步方案

通信網(wǎng)位同步方案——隙同步的方法,并基于TI公司TMS320C54X系列DSP,采用TMS320匯編語(yǔ)言對(duì)隙同步方案進(jìn)行了硬件實(shí)現(xiàn)和分析。仿真結(jié)果表明:隙同步原理能較好地解決通信網(wǎng)中接收端的位同步
2021-07-16 07:00:00

基于軟件無(wú)線(xiàn)電的高速Q(mào)PSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

通信系統(tǒng)的各種功能。短波高速電臺(tái)具有強(qiáng)抗干擾與抗截獲能力,在軍事上有極為重要的應(yīng)用。本文介紹了軟件無(wú)線(xiàn)電技術(shù)應(yīng)用于短波高速通信電臺(tái)的基本情況,闡述了通信的基本思想。在此基礎(chǔ)上討論了一種基于軟件無(wú)線(xiàn)電技術(shù)的短波高速電臺(tái)的軟硬件設(shè)計(jì)方案,指出了其廣闊的應(yīng)用前景,并提出了進(jìn)一步實(shí)現(xiàn)的建議。
2017-08-02 19:42:27

基帶和射頻

1.基帶和射頻原理2.基帶和射頻優(yōu)缺點(diǎn)
2013-05-22 15:07:56

多種EDA工具的FPGA設(shè)計(jì)方案

多種EDA工具的FPGA設(shè)計(jì)方案
2012-08-17 10:36:17

如何利用FPGA設(shè)計(jì)高速寬帶發(fā)射機(jī)的中頻?

通信是在惡劣的電磁環(huán)境中保證正常通信的主要手段。提高通信系統(tǒng)的速率和頻帶寬可以有利于對(duì)抗單窄帶干擾,頻帶阻塞干擾以及跟蹤干擾,是提高通信系統(tǒng)抗干擾能力的主要手段。
2019-08-22 06:01:11

如何用FPGA實(shí)現(xiàn)DVB碼流分析功能的嵌入式設(shè)計(jì)方案?

如何用FPGA實(shí)現(xiàn)DVB碼流分析功能的嵌入式設(shè)計(jì)方案?
2021-04-28 06:19:10

如何設(shè)計(jì)基于FPGA+DSP的電臺(tái)傳輸系統(tǒng)?

技術(shù)是一種具有高抗干擾性、高抗截獲能力的擴(kuò)頻技術(shù)。接收系統(tǒng)是通信系統(tǒng)中非常重要的部分,自適應(yīng)技術(shù)、高速技術(shù)、信道編碼技術(shù)、高效調(diào)制解調(diào)技術(shù)成為近年來(lái)技術(shù)發(fā)展的新動(dòng)態(tài),基于FPGA通信接收系統(tǒng)研究有很高的應(yīng)用價(jià)值。
2019-09-30 08:11:55

如何采用FPGA部分動(dòng)態(tài)重構(gòu)方法設(shè)計(jì)信號(hào)解調(diào)系統(tǒng)?

FPGA強(qiáng)大的資源和實(shí)時(shí)處理能力來(lái)快速的實(shí)現(xiàn)信號(hào)的跟蹤、鎖定和解調(diào)但是,基于硬件的實(shí)現(xiàn)方案和基于軟件的方案相比,往往存在不能迅速適應(yīng)調(diào)制樣式改變的問(wèn)題。為了有效斛決這個(gè)問(wèn)題,筆者通過(guò)基下FPGA部分動(dòng)態(tài)町重構(gòu)技術(shù),提出了相應(yīng)的解決方案。
2019-09-05 07:08:02

按鍵信號(hào)是如何識(shí)別的

一、按鍵掃描的基本原理按鍵信號(hào)是如何識(shí)別的?一般來(lái)說(shuō),按鍵的兩個(gè)引腳的一端通過(guò)電阻上拉到高電平,另一端則接地。在沒(méi)有按鍵按下的時(shí)候,輸入引腳為高電平,當(dāng)有按鍵按下,輸入引腳則為低電平。通過(guò)反復(fù)
2022-01-17 08:29:14

求 multisim 通信的仿真圖!

簡(jiǎn)單技術(shù)移動(dòng)通信的要求用multisim軟件仿真 求大神解{:1:}
2013-06-17 18:58:26

求一種多按鍵狀態(tài)識(shí)別系統(tǒng)的設(shè)計(jì)方案

一種基于FPGA技術(shù)的多按鍵狀態(tài)識(shí)別系統(tǒng)的設(shè)計(jì)方案
2021-05-06 08:44:59

求大神幫助,設(shè)計(jì)一個(gè)FM通信系統(tǒng),實(shí)現(xiàn)通信保密。

求助。設(shè)計(jì)一個(gè)FM通信系統(tǒng),實(shí)現(xiàn)通信保密。包括實(shí)現(xiàn)語(yǔ)音通信、載波范圍可調(diào)、點(diǎn)可調(diào)。
2014-03-21 16:52:48

笨人的創(chuàng)意,創(chuàng)意智能插座設(shè)計(jì)方案,絕對(duì)實(shí)現(xiàn)

發(fā)點(diǎn)不太高大上的東東,以下是我精心整理的智能插座設(shè)計(jì)方案,單片機(jī)領(lǐng)域競(jìng)爭(zhēng)是在太厲害,擼主這樣的小蝦米只能從別的找找突破口,比如這個(gè)智能插座吧,別看它小,實(shí)用性可不小,這些方案都是我親自試驗(yàn)過(guò)可以實(shí)現(xiàn)
2014-09-07 17:47:01

自動(dòng)語(yǔ)音識(shí)別的原理是什么?

自動(dòng)語(yǔ)音識(shí)別的原理是什么?如何利用WaveNet實(shí)現(xiàn)自動(dòng)語(yǔ)音識(shí)別?
2021-06-15 09:14:07

請(qǐng)問(wèn)ad9361如何改變RF收發(fā)本振實(shí)現(xiàn)連續(xù)步進(jìn)?

你好!我用ad9361實(shí)現(xiàn)連續(xù)步進(jìn)功能。時(shí)間我不要求,幾十us-幾十ms一次都行。我目前問(wèn)題就是:每次只改變TX RX RFPLL本振頻率控制字和divider系數(shù),等待RFPLL
2018-09-06 11:43:23

請(qǐng)問(wèn)在AD9910中如何實(shí)現(xiàn)MSK調(diào)制

請(qǐng)問(wèn)在AD9910中如何實(shí)現(xiàn)MSK調(diào)制想在AD9910中產(chǎn)生載波60Mhz,碼速率為16Mhz的MSK調(diào)制信號(hào)。能不能提供一個(gè)方案?我覺(jué)得用單音模式profile0\1,設(shè)置頻率為56Mhz
2018-11-07 09:27:26

請(qǐng)問(wèn)能否ad9910的單音模式來(lái)實(shí)現(xiàn)?

請(qǐng)教下各位大神,能否用AD9910的單音模式來(lái)實(shí)現(xiàn)中心頻率60MHz,帶寬10MHz的了,我的想法的是:通過(guò)PN碼發(fā)生器,按照一定的順序隔一段時(shí)間就向Profile寄存器中寫(xiě)入指定頻率的FCW
2018-10-22 09:22:30

采用FPGA實(shí)現(xiàn)多普勒測(cè)振計(jì)信號(hào)采集系統(tǒng)設(shè)計(jì)

針對(duì)遙感系統(tǒng)的工作環(huán)境特點(diǎn)、待處理信號(hào)的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號(hào)采集系統(tǒng)方案的優(yōu)缺點(diǎn),本文提出了一種基于FPGA的激光多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案,該方案可以實(shí)現(xiàn)
2019-06-24 07:16:30

基于FPGAMSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用

提出了一種基于FPGA 的數(shù)字MSK 調(diào)制解調(diào)器設(shè)計(jì)方法,應(yīng)用VHDL 語(yǔ)言進(jìn)行了模塊設(shè)計(jì)和時(shí)序仿真。硬件部分在Altera 公司 EP2C15AF256C8N FPGA實(shí)現(xiàn)。結(jié)果表明,數(shù)字MSK調(diào)制解調(diào)器具有
2010-01-25 14:29:5353

數(shù)字軌道電路MSK信號(hào)的一種糾錯(cuò)解調(diào)方法

摘要:主要根據(jù)當(dāng)前我國(guó)鐵路發(fā)展的實(shí)際需要.針對(duì)國(guó)外數(shù)字軌道電路系統(tǒng)的基本原理,提出了MSK信號(hào)的一種新型的解碼方案.該方案實(shí)現(xiàn)起來(lái)簡(jiǎn)單、快速,在信號(hào)非冗余情況下.
2010-05-10 10:14:0610

基于FPGAMSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用

基于FPGAMSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用 Designing and Application of MSK Modulator and Demodulator basade on FPGA(常州工學(xué)院電子信息與電氣工程學(xué)
2009-10-19 09:49:192883

基于ADC和FPGA脈沖信號(hào)測(cè)量的設(shè)計(jì)方案

基于ADC和FPGA脈沖信號(hào)測(cè)量的設(shè)計(jì)方案  0引言   測(cè)頻和測(cè)脈寬現(xiàn)在有多種方法。通常基于MCU的信號(hào)參數(shù)測(cè)量,由于其MCU工作頻率很低,所以能夠達(dá)到的精度也
2009-12-21 09:13:231501

多種EDA工具的FPGA設(shè)計(jì)方案

多種EDA工具的FPGA設(shè)計(jì)方案 概述:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計(jì)的實(shí)現(xiàn)原理及方法,其中包括設(shè)計(jì)輸入、綜合、功能仿真、實(shí)現(xiàn)、時(shí)序仿真、配
2010-05-25 17:56:59670

MSK信號(hào)檢測(cè)識(shí)別的FPGA實(shí)現(xiàn)

該文提出了一種FPGA實(shí)現(xiàn)的跳頻MSK 信號(hào)實(shí)時(shí)截獲識(shí)別的設(shè)計(jì)方案,經(jīng)過(guò)試驗(yàn)證明,可以對(duì)寬帶跳頻信號(hào)進(jìn)行實(shí)時(shí)截獲,并能夠?qū)ζ渲械?b class="flag-6" style="color: red">MSK 目標(biāo)信號(hào)完成準(zhǔn)確識(shí)別,可應(yīng)用于針對(duì)特
2011-06-08 11:48:003541

基于FPGA實(shí)時(shí)信號(hào)處理系統(tǒng)設(shè)計(jì)方案

介紹了一種用于數(shù)字化雙功能多普勒超聲成像儀中以單片FPGA 實(shí)現(xiàn)實(shí)時(shí)、多任務(wù)、高速信號(hào)處理系統(tǒng),該系統(tǒng)承擔(dān)著動(dòng)態(tài)濾波、多普勒解調(diào)、包絡(luò)檢波、FFT 變換、數(shù)據(jù)壓縮、數(shù)據(jù)選通等
2011-09-14 15:18:43143

基于GUI的雷達(dá)信號(hào)截獲性能分析

論述了截獲因子和信號(hào)分選在驗(yàn)證雷達(dá)信號(hào)性能的重要性。提出了通過(guò)截獲因子對(duì)雷達(dá)信號(hào)截獲性能的驗(yàn)證,衡量其低截獲性能的辦法。提出了通過(guò)分選來(lái)驗(yàn)證雷達(dá)信號(hào)識(shí)別程度的
2011-11-03 10:42:3423

DDS實(shí)現(xiàn)MSK信號(hào)調(diào)制

討論一種基于DSP系統(tǒng),利用FPGA設(shè)計(jì)接口通過(guò)DDS芯片產(chǎn)生MSK調(diào)制的方法,使用該方案的硬件電路簡(jiǎn)潔且易于實(shí)現(xiàn)調(diào)制器的小型化。
2012-02-09 15:14:4611

基于FPGAMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

介紹了MSK信號(hào)的優(yōu)點(diǎn),并分析了其實(shí)現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實(shí)現(xiàn)方案;采用自頂向下的設(shè)計(jì)思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘
2012-04-12 14:40:4065

基于小波分析的低截獲信號(hào)檢測(cè)方法研究

在魚(yú)雷技術(shù)發(fā)展中,低截獲概率技術(shù)(LPI)的采用大大提高魚(yú)雷的作戰(zhàn)能力,同時(shí)也對(duì)截獲信號(hào)提出了更高的要求。本文將基于小波分析的檢測(cè)方法,具體對(duì)有效的低截獲特征信號(hào)信號(hào)
2013-07-24 15:19:3523

FPGA平臺(tái)實(shí)現(xiàn)基于遺傳算法的圖像識(shí)別的研究

FPGA平臺(tái)實(shí)現(xiàn)基于遺傳算法的圖像識(shí)別的研究
2016-08-29 15:02:0311

基于FPGA的智能車(chē)路徑圖像識(shí)別的預(yù)處理設(shè)計(jì)

基于FPGA的智能車(chē)路徑圖像識(shí)別的預(yù)處理設(shè)計(jì)
2016-09-22 12:41:1523

基于FPGAMSK同步調(diào)諧研究金國(guó)慶

基于FPGAMSK同步調(diào)諧研究_金國(guó)慶
2017-03-18 08:00:000

一種基于改進(jìn)平方環(huán)的MSK解調(diào)方法的FPGA實(shí)現(xiàn)

MSK解調(diào)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)是數(shù)據(jù)鏈自動(dòng)測(cè)試技術(shù)中的重要部分。盡管MSK信號(hào)是一種特殊的2FSK信號(hào),但由于調(diào)制指數(shù)小,所以使用普通的FSK解調(diào)方法效果較差,而最佳相干解調(diào)方法在工程上又難以實(shí)現(xiàn),因此需要根據(jù)MSK信號(hào)特性尋找更有效地
2018-01-10 13:52:495

基于matlab的msk調(diào)制解調(diào)的實(shí)現(xiàn)

本課程設(shè)計(jì)主要用于MSK信號(hào)的調(diào)制與解調(diào),同時(shí)進(jìn)一步了解MSK信號(hào)的的解調(diào)調(diào)制原理以及其性能。再次基礎(chǔ)上進(jìn)一步對(duì)信號(hào)疊加噪聲,并繪制相應(yīng)波形,同時(shí)進(jìn)行分析。
2018-04-16 09:18:0630023

信號(hào)識(shí)別的意義和發(fā)展趨勢(shì)及特定信號(hào)識(shí)別的方法說(shuō)明

和決策方式,提出了一種針對(duì)特定信號(hào)識(shí)別的解決方案,該方法具有識(shí)別效率高、資源要求低、可擴(kuò)展和易實(shí)現(xiàn)的特點(diǎn)。
2020-06-30 17:01:1232

一種基于FPGAMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

一種基于FPGAMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)說(shuō)明。
2021-04-27 14:08:4122

基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案

基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案
2021-06-02 11:04:330

基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案

基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案
2021-06-02 11:04:330

基于區(qū)塊鏈的偵查機(jī)器人實(shí)時(shí)避障設(shè)計(jì)方案

基于區(qū)塊鏈的偵查機(jī)器人實(shí)時(shí)避障設(shè)計(jì)方案
2021-06-23 15:05:4710

基于FPGA的偽隨機(jī)數(shù)發(fā)生器設(shè)計(jì)方案

基于FPGA的偽隨機(jī)數(shù)發(fā)生器設(shè)計(jì)方案
2021-06-28 14:36:494

求一種FPGA實(shí)現(xiàn)圖像去霧的實(shí)現(xiàn)設(shè)計(jì)方案

本文詳細(xì)描述了FPGA實(shí)現(xiàn)圖像去霧的實(shí)現(xiàn)設(shè)計(jì)方案,采用暗通道先驗(yàn)算法實(shí)現(xiàn),并利用verilog并行執(zhí)行的特點(diǎn)對(duì)算法進(jìn)行了加速;
2023-06-05 17:01:45862

已全部加載完成