完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12603個 瀏覽:618781次 帖子:7909個
工業(yè)以太網(wǎng)協(xié)議的歷史及其優(yōu)勢
用戶不能使用標(biāo)準(zhǔn)以太網(wǎng)介質(zhì)訪問控制(MAC)來實現(xiàn)大多數(shù)工業(yè)以太網(wǎng)標(biāo)準(zhǔn);相反,需要專用的應(yīng)用特定型集成電路(ASIC)或現(xiàn)場可編程門陣列(FPGA),因...
從Zynq第一塊開發(fā)板推出開始就一直試用并發(fā)布博文分享實踐經(jīng)驗的亞當(dāng).泰勒(Adam Taylor)先生, 剛剛在EEtimes的網(wǎng)站上發(fā)布了一篇非常給...
2017-11-16 標(biāo)簽:fpgaFPGA設(shè)計 817 0
基于DSP和FPGA的紅外信息數(shù)據(jù)處理系統(tǒng)
新一代紅外成像導(dǎo)引系統(tǒng)須具備高精度、處理速度快、實時性強且反應(yīng)時間短等特點,這便要求圖像處理計算機能滿足圖像處理中大數(shù)據(jù)量、復(fù)雜運算、實時性強、高傳輸率...
MicroSAR數(shù)字接收機的FPGA實現(xiàn)
之前給大家介紹過楊百翰大學(xué)地球微波遙感實驗室(MERS)開發(fā)的microSAR,一種小型低成本LFM-CW SAR系統(tǒng)。在這一經(jīng)驗的基礎(chǔ)上,BYU與Ar...
2023-12-25 標(biāo)簽:fpga濾波器數(shù)字接收機 815 0
采用FPGA可編程器件和USB技術(shù)實現(xiàn)地震模擬數(shù)據(jù)采集系統(tǒng)的設(shè)計
隨著石油天然氣勘探開發(fā)工作的不斷發(fā)展,我們所面臨的勘探對象和開發(fā)環(huán)境也越來越復(fù)雜、越來越困難。地震方法面臨著復(fù)雜構(gòu)造油氣藏、巖性油氣藏和裂縫油氣藏勘探及...
2020-08-07 標(biāo)簽:fpgausb數(shù)據(jù)采集 815 0
基于數(shù)字信號處理器和EP3C78017實現(xiàn)圖行輸出顯示系統(tǒng)的設(shè)計
隨著現(xiàn)代電子信息技術(shù)的發(fā)展,人機交互、圖形圖像數(shù)據(jù)的輸出顯示在系統(tǒng)設(shè)計中越來越重要,一方面要求各種參數(shù)的輸入,另一方面要求將數(shù)據(jù)結(jié)構(gòu)顯示出來。文中設(shè)計的...
應(yīng)對智能網(wǎng)卡設(shè)計的挑戰(zhàn)
了解網(wǎng)絡(luò)基礎(chǔ)設(shè)施功能迅速增長的一種便捷方法是回顧一下過去四十年的發(fā)展歷程(如下圖所示)。蜂窩網(wǎng)絡(luò)技術(shù)的創(chuàng)新,加上新型的數(shù)據(jù)存儲和搜索技術(shù),正在轉(zhuǎn)變行業(yè)的...
2022-08-08 標(biāo)簽:處理器fpga傳輸數(shù)據(jù) 814 0
FPGA和ASIC之間界限正在模糊,F(xiàn)PGA為未來的ASIC提供設(shè)計架構(gòu)
該系列器件現(xiàn)在包括從基本的可編程邏輯一直到復(fù)雜的SoC。在各種應(yīng)用領(lǐng)域(包括汽車,AI,企業(yè)網(wǎng)絡(luò),航空航天,國防和工業(yè)自動化等)中,F(xiàn)PGA可以使芯片制...
FPGAs需要多種不同的電壓。在這個設(shè)計中,將I/O引腳的工作電壓設(shè)置為3.3V(因為這對于業(yè)余愛好者來說比較標(biāo)準(zhǔn)),但還需要提供5V、1.8V和1.0...
一種能夠顯著提升客制化FPGA原型板驗證效率的創(chuàng)新方法淺析
隨著系統(tǒng)芯片(SoC)設(shè)計的體積與復(fù)雜度持續(xù)升高,驗證作業(yè)變成了瓶頸:占了整個SoC研發(fā)過程中70% 的時間。因此,任何能夠降低驗證成本并能更早實現(xiàn)驗證...
使用高速數(shù)據(jù)轉(zhuǎn)換器快速取得成功的關(guān)鍵
無論是設(shè)計測試和測量設(shè)備還是汽車激光雷達(dá)模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉(zhuǎn)換器的硬件設(shè)計人員都面臨高頻輸入、輸出、時鐘速率和數(shù)字接口的嚴(yán)峻挑戰(zhàn)。問題...
2023-03-22 標(biāo)簽:fpga轉(zhuǎn)換器激光雷達(dá) 807 0
基于FPGA YOLO算法的掃描式SMT焊點缺陷檢測系統(tǒng)設(shè)計
作為電子產(chǎn)品最重要的組成部分,印刷電路板(PCB)的設(shè)計日趨復(fù)雜和器件尺寸的縮小,促使對 SMT 可靠性提出了更高的要求。因此對于 SMT 電路板的檢測...
一種用于快速原型開發(fā)的嵌入式系統(tǒng)架構(gòu)
本文重點介紹分立式微控制器 (MCU) 和分立式現(xiàn)場可編程門陣列 (FPGA) 的組合,展示了這種架構(gòu)如何適合高效和迭代的設(shè)計過程。利用研究資料、實證結(jié)...
在仿真的時候會實時打印DUT和參考模型的結(jié)果是否比對成功。因為設(shè)置了DUT和參考模型的結(jié)果之間的閾值為5,所以當(dāng)兩者差值在5以內(nèi)時都會打印sim suc...
當(dāng)我們需要進(jìn)行計算時,通常會選擇使用基于指令的架構(gòu),比如中央處理器(CPU)或圖形處理器(GPU),編寫適用于這些架構(gòu)的軟件程序。這些架構(gòu)是通用的,可以...
賽靈思:面向動態(tài)應(yīng)用的靈活操作系統(tǒng)
利用賽靈思 FPGA 的動態(tài)重配置功能,同構(gòu)多線程執(zhí)行模型可同時兼得軟件靈活性和硬件性能。
2011-09-01 標(biāo)簽:FPGA賽靈思操作系統(tǒng) 804 0
整個仿真結(jié)構(gòu)如圖1所示,由相位累加控制器和sin波形存儲器組成。仿真生成采樣率為44.1KHZ @1KHZ正玄波和余弦波(相位相差90度)。
一種基于Petri網(wǎng)的并行控制器的VHDL實現(xiàn)
Petri網(wǎng)是離散事件系統(tǒng)建模的重要工具,本文使用硬件描述語言VHDL實現(xiàn)了基于Petri網(wǎng)的并行控制器。文中通過一個液位控制系統(tǒng)實例具體介紹了這一方法...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |