完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12600個(gè) 瀏覽:618710次 帖子:7908個(gè)
使FPGA進(jìn)軍ASIC級設(shè)計(jì)領(lǐng)域的方法步驟
不久前發(fā)生在ASIC上的問題現(xiàn)又在FPGA上重演。到底是什么問題?那就是布線延遲對于設(shè)計(jì)性能的主導(dǎo)作用。多年以來,登納德縮放比例定律(Dennard s...
突破創(chuàng)新中采用FPGA的優(yōu)勢和挑戰(zhàn)
技術(shù)改良一直走在行業(yè)進(jìn)步的前沿,但世紀(jì)之交以來,隨著科技進(jìn)步明顯迅猛發(fā)展,消費(fèi)者經(jīng)常會對工程師面臨的挑戰(zhàn)想當(dāng)然,因?yàn)樗麄冇X得工程師本身就是推動世界進(jìn)步的...
由時(shí)序圖可知初始化大概的過程為:上電后等待電源VDD和時(shí)鐘信號穩(wěn)定100μs(期間命令為空命令),同時(shí)在100μs內(nèi)設(shè)置CKE(時(shí)鐘使能)信號為高。隨后...
FPGA 開發(fā)的目標(biāo)是按時(shí)、按質(zhì)交付項(xiàng)目。 然而,這一目標(biāo)說起來簡單,實(shí)現(xiàn)起來老費(fèi)勁了。根據(jù)業(yè)內(nèi)最廣泛的調(diào)查之一,西門子威爾遜集團(tuán) 2022 年的調(diào)查(...
基于現(xiàn)場可編程門陣列技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)隔離設(shè)備的設(shè)計(jì)
隨著電子商務(wù)的發(fā)展,網(wǎng)絡(luò)安全越來越重要。病毒和黑客攻擊造成的損失無法估算,防火墻、殺毒軟件等防范措施都是基于軟件的保護(hù),并不能完全可靠地阻止外界的攻擊,...
自動化構(gòu)建環(huán)境在FPGA設(shè)計(jì)中的應(yīng)用
為了加快實(shí)現(xiàn) FPGA 構(gòu)建環(huán)境的自動化(如用于持續(xù)集成 (CI)),并確保在開發(fā)與生命周期后期階段完整重現(xiàn)設(shè)計(jì)結(jié)果,Missing Link Elec...
prj為工程文件存放目錄;rtl為verilog可綜合代碼存放目錄;tb為測試文件存放目錄;image為設(shè)計(jì)相關(guān)圖片存放目錄;doc為設(shè)計(jì)相關(guān)文檔存放目...
2023-01-10 標(biāo)簽:fpgaFPGA芯片Verilog HDL 703 0
基于FPGA的數(shù)字信號處理——浮點(diǎn)數(shù)
科學(xué)計(jì)數(shù)法 你可能不了解「浮點(diǎn)數(shù)」,但你一定了解「科學(xué)記數(shù)法」。 10進(jìn)制科學(xué)記數(shù)法把一個(gè)數(shù)表示成a與10的n次冪相乘的形式(1≤|a| 1997000...
2024-11-11 標(biāo)簽:FPGA浮點(diǎn)數(shù)float 701 0
基于FPGA 架構(gòu)的微控制器子系統(tǒng)實(shí)現(xiàn)
該入門套件包含一個(gè)系統(tǒng)級模塊 (SOM),其中包含帶有相關(guān)存儲器和時(shí)鐘的 Microsemi SmartFusion2 FPGA SoC 器件,以及一個(gè)...
2022-08-25 標(biāo)簽:微控制器fpga電源轉(zhuǎn)換器 701 0
基于FPGA 構(gòu)建一個(gè)提供瞬時(shí)啟動功能的單芯片解決方案
采用 FPGA 實(shí)現(xiàn)視頻監(jiān)控系統(tǒng)具有許多優(yōu)點(diǎn),包括 FPGA 加速 DSP 處理的功能。非易失性 FPGA 可以使 FPGA 在視頻監(jiān)控?cái)z像系統(tǒng)實(shí)現(xiàn)中更...
一種基于FPGA的通用位元電路設(shè)計(jì)全面解析
FPGA (Field Programmable Gate Array), 即現(xiàn)場可編程邏輯門陣列,是當(dāng)今集成電路半定制設(shè)計(jì)中的重要組成部分,具有結(jié)構(gòu)...
2018-07-13 標(biāo)簽:FPGA 699 0
基于FPGA設(shè)計(jì)的BRAM內(nèi)部結(jié)構(gòu)
再看末級觸發(fā)器對BRAM時(shí)序性能的影響,下圖依次展示了7系列FPGA、UltraScale+和Versal芯片在未使用和使用末級觸發(fā)器兩種情形下時(shí)鐘到輸...
FPGA設(shè)計(jì)的10個(gè)實(shí)用技巧
FPGA 設(shè)計(jì)工程師需要對如何創(chuàng)建系統(tǒng)以及使用行業(yè)軟件和工具有深入的了解。在軟件方面,設(shè)計(jì)工程師必須知道如何建模自己的設(shè)計(jì),并通過一系列測試保證正確的運(yùn)...
本篇博客主要講解發(fā)布于 Microprocessors and Microsystems 的文章《Semi-static Operator Graphs...
2023-02-23 標(biāo)簽:fpga存儲數(shù)據(jù)庫 691 0
利用搭載全域硬2D NoC的FPGA器件去完美實(shí)現(xiàn)智能化所需的高帶寬低延遲計(jì)算
在該FPGA器件的外圍,這個(gè)硬2D NoC連接到所有高速接口:包括多個(gè)400G以太網(wǎng)、PCIe Gen5、GDDR6和DDR4/5端口。這使得Achro...
基于FPGA和IP Core的定制緩沖管理的實(shí)現(xiàn)
隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉(zhuǎn)發(fā)實(shí)現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network Processor,網(wǎng)絡(luò)處理器)來完成,流量...
Linux系統(tǒng)中通過預(yù)留物理內(nèi)存實(shí)現(xiàn)ARM與FPGA高效通信的方法
在嵌入式系統(tǒng)開發(fā)中,ARM 和 FPGA 之間的通信可以使用 ARM 側(cè)的 DDR 作為通道。由于 FPGA 也可以直接訪問到 ARM 側(cè) DDR,但 ...
2025-04-16 標(biāo)簽:FPGAARM嵌入式系統(tǒng) 689 0
FCO5L02700033HDY00:27MHz差分晶體振蕩器在高速工業(yè)相機(jī)圖像傳輸中的應(yīng)用方案
FCO5L02700033HDY00是一款專為高速圖像處理系統(tǒng)打造的27MHz差分晶體振蕩器,具備極低相位抖動、工業(yè)級可靠性與優(yōu)異溫度穩(wěn)定性,特別適用于...
事實(shí)上,MCU對有些任務(wù)來說是很適合的,但對其它一些任務(wù)來說可能做的并不好。舉例來說,當(dāng)需要并行執(zhí)行大量計(jì)算任務(wù)時(shí),F(xiàn)PGA可能會讓你喜出望外。
人們對電池供電的便攜式小工具和器件的需求量大增,數(shù)字電路的能耗成為一個(gè)重要的關(guān)注點(diǎn)。計(jì)算和處理變得越來越復(fù)雜,需要速度更快的器件,例如現(xiàn)場可編程門陣列(...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |