完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12600個 瀏覽:618526次 帖子:7908個
一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表
一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表 1 引言 無線電高度表不僅可以精確測量飛行器與地面或海面的相對高度,而且還可以測量地表 粗糙度、...
PXIE技術(shù)引入基于FPGA的自定義儀器 美國國家儀器有限公司(National Instruments,簡稱NI)宣布NI FlexRIO產(chǎn)品線增加...
Actel發(fā)布首個智能型混合信號FPGA器件SmartFus
Actel發(fā)布首個智能型混合信號FPGA器件SmartFusion 愛特公司(Actel Corporation)宣布推出世界首個智能型混合信號FP...
汽車電子中的DSP和FPGA運(yùn)用 1 引言 20世紀(jì)末,全球范圍內(nèi)興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機(jī)遇,信息
一種采用FPGA/DSP的靈巧干擾平臺設(shè)計與實現(xiàn)
一種采用FPGA/DSP的靈巧干擾平臺設(shè)計與實現(xiàn) 引 言 目前,通信干擾的手段以信號大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費(fèi)比低,且...
基于ARM+FPGA的重構(gòu)控制器設(shè)計 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計方法。常規(guī)SRAM工藝的...
統(tǒng)一工藝和架構(gòu),賽靈思28納米FPGA成就高性能和低功耗的完
統(tǒng)一工藝和架構(gòu),賽靈思28納米FPGA成就高性能和低功耗的完美融合 賽靈思公司(Xilinx)近日宣布,為推進(jìn)可編程勢在必行之必然趨勢,正對系統(tǒng)工程師...
用FPGA實現(xiàn)音頻采樣率的轉(zhuǎn)換 如今,即使低成本FPGA也能提供遠(yuǎn)遠(yuǎn)大于DSP的計算能力。目前的FPGA包含專用乘法器甚至DSP乘法/累加(MAC)模...
基于FPGA設(shè)計DSP的實踐與改進(jìn) 當(dāng)設(shè)計的系統(tǒng)需要對數(shù)字信號進(jìn)行處理時,常采用通用 DSP(Digital Signal Process)處理器,這...
直擴(kuò)導(dǎo)航系統(tǒng)中數(shù)字科思塔斯環(huán)的FPGA設(shè)計與實現(xiàn)
直擴(kuò)導(dǎo)航系統(tǒng)中數(shù)字科思塔斯環(huán)的FPGA設(shè)計與實現(xiàn) 引言 擴(kuò)頻接收機(jī)載波的同步包括捕獲和跟蹤兩個過程,載波捕獲即多普勒頻移的粗略估計通常包含在偽
2010-03-01 標(biāo)簽:FPGA導(dǎo)航系統(tǒng) 1276 0
利用串行RapidIO實現(xiàn)FPGA協(xié)處理
利用串行RapidIO實現(xiàn)FPGA協(xié)處理 為了支持“三重播放”應(yīng)用,人們對高速通信和超快速計算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等...
基于FPGA實現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)
基于FPGA實現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián) 1. 引言 隨著通訊系統(tǒng)的數(shù)據(jù)處理量日益增大,過去總線形式的體系結(jié)構(gòu)逐漸成為約束處理能力進(jìn)一步...
愛普斯微電子公開全部基于Xilinx V5、V6開發(fā)板的FPGA下載文件
愛普斯微電子公開全部基于Xilinx V5、V6開發(fā)板的FPGA下載文件 目前,愛普斯微電子公開全部基于Xilinx V5、V6 開發(fā)板的Bit文件及...
2010-02-24 標(biāo)簽:FPGAML505FPGA開發(fā)板 1774 0
基于802.16d的定時同步算法改進(jìn)及FPGA實現(xiàn)
基于802.16d的定時同步算法改進(jìn)及FPGA實現(xiàn) 0 引言 WiMAX ( Wordwide Interoperability for M...
2010-02-22 標(biāo)簽:fpga 1022 0
拉普拉斯算子的FPGA實現(xiàn)方法 引 言 在圖像處理系統(tǒng)中常需要對圖像進(jìn)行預(yù)處理。由于圖像處理的數(shù)據(jù)量大,對于實時性要求高的系統(tǒng),采用軟件實現(xiàn)通常
基于FPGA和DSP的衛(wèi)星導(dǎo)航接收機(jī)測試平臺
基于FPGA和DSP的衛(wèi)星導(dǎo)航接收機(jī)測試平臺 衛(wèi)星導(dǎo)航接收機(jī)是衛(wèi)星導(dǎo)航系統(tǒng)的用戶終端,用以給用戶提供精確的經(jīng)度、緯度、高度和速度等信息。現(xiàn)在
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |